期末考试数字电子技术试题及答案
数字电子技术基础试题(一)
一、填空题:(每空1分,共10分)
1.(30.25)10=()2=( )16。
2.逻辑函数L= +A+B+C+D=。
3. 三态门输出的三种状态分别为:、和。
4.主从型JK触发器的特性方程=。
5.用4个触发器可以存储位二进制数。
6. 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)
恒为0的是:()图。
图1
2.下列几种TTL 电路中,输出端可实现线与功能的电路是( )。
A、或非门 B、与非门
期末考试数字电子技术试题及答案
C、异或门D、OC门
3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空
CC
C、通过小电阻接地(<1KΩ)D、通过电阻接V
C、单稳态触发器D、T触发器 2
4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器
5.请判断以下哪个电路不是时序逻辑电路()。图
A、计数器B、寄存器
C、译码器D、触发器
6.下列几种A/D转换器中,转换速度最快的是()。图2
A、并行A/D转换器B、计数型A/D转换器
C、逐次渐进型A/D转换器D、双积分A/D转换器
7.某电路的输入波形uI和输出波形uO如图3所示,则该电路为()。
图3
A、施密特触发器 B、反相器
期末考试数字电子技术试题及答案
C、单稳态触发器D、JK触发器
8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器
C、十进制计数器D、10位D/A转换器
9、已知逻辑函数 与其相等的函数为()。
A、B、C、D、
10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
三、逻辑函数化简(每题5分,共10分)A、4B、6C、8D、16
1、用代数法化简为最简与或式Y=A+
2、用卡诺图法化简为最简或与式
Y= | + | C | +A | D,约束条件:A | C +A | CD+AB=0 |
四、分析下列电路。(每题6分,共12分)
1、写出如图4所示电路的真值表及最简逻辑表达式。
期末考试数字电子技术试题及答案
图4
2、写出如图5所示电路的最简逻辑表达式。
图5
五、判断如图6所示电路的逻辑功能。若已知uB=-2
0V,设二极管为理想二极管,试根据uA 输入波形,画出u0的输出波形(8分)
t
期末考试数字电子技术试题及答案
图6
六、用如图7所示的8选1数据选择器CT74LS151实现下列函数。(8分)
Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)
图7
七、用4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出
接线图和全状态转换图。(CT74LS161如图8所示,其LD端为同步置数端,CR为异步复位端)。
(10分)
期末考试数字电子技术试题及答案图8
八、电路如图9所示,试写出电路的激励方程,状态转移方程,求出Z1 、Z2 、Z3 的输出逻辑
表达式,并画出在CP脉冲作用下,Q0、Q1、Z1、Z2、Z3 的输出波形。
(设Q0、Q1的初态为0。)(12分)
数字电子技术基础试题(一)参考答案
一、填空题:1.(30.25)10=(11110.01) 2= ( 1E.4 ) 16。
2.1。
3.高电平、低电平和高阻态。
4.。
5.四。
6.12、8
二、选择题:
1.C 2.D 3.D 4.A 5.C 6.A 7.C 8.C9.D10.C
期末考试数字电子技术试题及答案
三、逻辑函数化简
1、Y=A+B
2、用卡诺图圈0 的方法可得:Y=( | +D)(A+ | )( | + | ) |
四、1、该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出
为0。
2、B=1,Y=A,
B=0Y呈高阻态。
五、u0=uA·uB ,输出波形u0 如图10所示:
图 10 六、如图 11所示: | |
期末考试数字电子技术试题及答案D
图11
七、接线如图12所示:
图12
全状态转换图如图13所示:
(a )
( b ) 图 13
期末考试数字电子技术试题及答案
八、,,波形如图14所示:
数字电子技术基础试题(二)
一、填空题:(每空1分,共10分)
1.八进制数(34.2)8的等值二进制数为()2;
2.TTL与非门的多余输入端悬空时,相当于输入电平。十进制数98的8421BCD码为() 8421BCD。
3.图15所示电路中的最简逻辑表达式为。
图15
4.一个 JK触发器有 个稳态,它可存储位二进制数。
期末考试数字电子技术试题及答案
5.若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。
6.常用逻辑门电路的真值表如表1所示,则F1、F2、F3分别属于何种常用逻辑门。
表1
A | B | F 1 F 2 F 3 | |||
0 | 0 | 1 | 1 | 0 | |
0 | 1 | 0 | 1 | 1 | |
1 | 0 | 0 | 1 | 1 | |
1 | 1 | 1 | 0 | 1 |
F1 ;F2;F3。
二、选择题:(选择一个正确答案填入括号内,每题3分,共30分)
1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:()
A、m1与m3 B、m4与m6
2、L=AB+C的对偶式为:()C、m5 与m13 D、m2与m8
A、A+BC;B 、(A+B )C;C 、A+B+C; D 、ABC;
3、半加器和的输出端与输入端的逻辑关系是()
A、与非B、或非C、与或非D、异或
4、TTL集成电路74LS138是3/ 8线译码器,译码器为输出低电平有效,若输入为A2A
1A0=101时,输出:为()。
A. 00100000B. 11011111C.11110111D.00000100
5、属于组合逻辑电路的部件是( )。
A、编码器 B、寄存器 C、触发器 D、计数器
期末考试数字电子技术试题及答案
6.存储容量为8K×8位的ROM存储器,其地址线为()条。
A、8B、12C、13D、14
7、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为
()V。
A、1.28B、1.54C、1.45D、1.56
8、T触发器中,当T=1时,触发器实现()功能。
A、置1B、置0C、计数D、保持
9、指出下列电路中能够把串行数据变成并行数据的电路应该是()。
A、JK触发器B、3/8线译码器
C、移位寄存器D、十进制计数器
10、只能按地址读出信息,而不能写入信息的存储器为()。A、RAMB、ROMC、PROMD、EPROM
三、将下列函数化简为最简与或表达式(本题10分)
1. (代数法)
2、F2 (A,B,C,D)=∑m(0,1,2,4,5,9)+∑d(7,8,10,11,12,13)(卡诺图法)
四、分析如图16所示电路,写出其真值表和最简表达式。(10分)
期末考试数字电子技术试题及答案
五、试设计一个码检验电路,当输入的四位二进制数A、B、C、D为8421BCD码时,输出Y为
1,否则Y为0。(要求写出设计步骤并画电路图)(10分)
六、分析如图17所示电路的功能,
写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步
电路?(10分)
八、如图19所示的十进制集成计数器; 的为低电平有效的异步复位端,试将计数器用复
位法接成八进制计数器,画出电路的全状态转换图。(10分)
期末考试数字电子技术试题及答案
图19
数字电子技术基础试题(二)参考答案
一、填空题:
• 11100.01, 10011000
• AB • 高
• 多谐振荡器• 两,一
• 同或,与非门,或门
二、选择题:
1.D2.B 3.D 4.B5.A
6.C7. C 8. C 9. C 10.B
三、1. | 2. |
|
|
| |||
四、 1. |
| ||||||
2. | , | , | , |
|
期末考试数字电子技术试题及答案五、
六、同步六进制计数器,状态转换图见图20。
图20
数字电子技术基础试题(四)
一、选择题(每题2 分,共26 分) | )。
| ||
1.将代码(10000011)8421 转换为二进制数( | )。 | ||
A、(01000011)2 | B、(01010011)2 | ||
C、(10000011)2 | D、1)2 | ||
2.函数的对偶式为( )。 | |||
A、( | B、; | ||
C、 | D、 | ||
3.有符号位二进制数的原码为(11101),则对应的十进制为( | |||
A、-29 B、+29 | C、-13 | D、+13 |
期末考试数字电子技术试题及答案
4.逻辑函数的最简的与或式( )。
A、AC+BD;B、 C、AC+BD、A+BD
5.逻辑函数的F=的标准与或式为( )。
A、 B、
C、D、
6.逻辑函数Y(A,B,C)=的最简与或非式为( )。
A、 B、
C、D、
7.逻辑函数Y(A,B,C,D)= 其约束条件为AB+AC=0则最简与或式为( )。
A、 B、;
8.下图为TTL逻辑门,其输出Y为( )。 C、
A、0
9.下图为OD门组成的线与电路其输出Y为( )。
A、1 B、0C、 D、
10.下图中触发器的次态方程Qn+1为( )。
A、A B、0 C、Qn D、n
11.RS触发器要求状态由0→1其输入信号为( )。
A、RS=01 B、RS=×1 C、RS=×0 D、RS=10
12.电源电压为+12V的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压
△VT为()。
期末考试数字电子技术试题及答案
A、4V | B、6V | C、8V | D、12V |
13.为了将三角波换为同频率的矩形波,应选用()。
A、施密特触发器B、单稳态触发器 C、多谐振器 D、计数器
二、判断题(每题1分,共10分)
( )1.OC门的输出端可并联使用。
()2.当TTL门输出电流IOH=0.4mA,IOL=16mA,IIH=40μA,IIL=1mA时N=16。( )3.N进制计数器可以实现N分频。
()4.组合逻辑电路在任意时刻的输出不仅与该时刻的输入有关,,还与电路原来的状态有 关。
()5.单稳态触发器暂稳态维持时间的长短取决于外界触发脉冲的频率和幅度。
()6.在逻辑电路中三极管即可工作在放大,饱和、截止状态。
( ( )7.逻辑函数Y=
()9.二进制数(101110)B转换成8421BCD码为(01000110)8421。
( )10.逻辑函数Y(ABC)=三、分析题(共20分)
时即:Y(ABC)=。
1.试分析同步时序逻辑电路,要求写出各触发器的驱动方程、状态方程,画出完整的状态
转换图(按Q3Q2Q1 排列)。(6 分)
2.分析下图由74160 构成的计数器为几进制计数器,画出有效状态转换图。(4 分)
1
3.分析逻辑电路,要求写出输出逻辑式、列出真值表、说明其逻辑功能。(6 分)
1 EP D0 D1 D2 D3 C
ET 74160 LD
CP
CP
Q0 Q1 Q2 Q3 RD 1
&
期末考试数字电子技术试题及答案
4.分析如下74LS153数据选择器构成电路的输出逻辑函数式。(4分)
F
四、设计题(共26分) A A1 Y
1.用74LS160及少量的与非门组成能显示00~48的计数器(使用完成)。(8分) BA0D0 D1 D2 D3
D0 D1D2D3 D0 D1 D2 D3
2.试用图示3线-8线译码器74LS138和必要的门电路产生如下多输出逻辑函数。要求:C C
ET 74160 ET 74160
(1)写出表达式的转换过程(6分);(2)在给定的逻辑符号图上完成最终电路图。(6分)CPQ0 Q1Q2 Q3 CPQ0 Q1 Q2 Q3
3.使用74LS161和74LS152设计一个序列信号发生器,产生的8位序列信号为0001011
1(时间顺序自左向右)。(6 分) 五、画图题(共18 分) 冲周期T 的计算公式。(8分) (1)写出触发器次态Qn+1的最简函数表达式和Y1、Y2的输出方程。(4 分)
2.图(a)中CP的波形如图(b)所示。要求: (2)在图(b)中画出Q、Y1 和Y2 的波形(设Q n=0)(6 分) |
数字电子技术基础试题答案(A卷)
一、选择题(26分每题2分)
1、B 2、A 3、C4、B 5、A6、A 7、A 8、A9、A 10、A 11、A
12、A 13、B图(a)
二、判断题(10分每小题1分)
1、√2、×3、√4、×5、√ 6、×7、√8、×9、×√10、×
图(b)
期末考试数字电子技术试题及答案三、分析题(22分)
1.(8分)
①驱动方程(3分) ②状态方程(3分)
③状态转换图(2 分)
2、(4分)
为五进制计数器(2分)
状态转换图(2 分)
3、(6 分)
①逻辑式:(2分)
②真值表:(2 分)
数值比较器
4、(4 分) ③逻辑功能:(2 分)
四、设计题(24 分)
1、(6 分)
2、(12 分)
①转换过程(6 分) ②连接图(6分)
3、(6分)
六、画图题(18 分)
1、(8 分) ②(6 分)图 | |
期末考试数字电子技术试题及答案2、(10分)
①次态、Y1、Y2方程(4分)
②波形(6分)
Copyright © 2019- stra.cn 版权所有 赣ICP备2024042791号-4
违法及侵权请联系:TEL:199 1889 7713 E-MAIL:2724546146@qq.com
本站由北京市万商天勤律师事务所王兴未律师提供法律服务